数电实验总结报告

2022-07-14

年复一年,日复一日,当一段工作完成后,或是一个项目结束后,回首工作与项目的过程,从中反思不足之处,可获得宝贵的成长经验。因此,我们需要写一份工作报告,但如何写出重点突出的总结呢?今天小编为大家精心挑选了关于《数电实验总结报告》的文章,希望能够很好的帮助到大家,谢谢大家对小编的支持和鼓励。

第一篇:数电实验总结报告

数电实验课程设计总结报告(电子表)

数字电路课程设计 数字定时器:

课程设计任务书:

1)集成数字定时器 2)技术指标

1、设计一个数字定时器,要求它具有数字钟的功能,又可以按预定时刻发出控制信号对被控对象实施开关控制

2、时钟功能:具有24小时计时方式,显示时、分、秒。计时范围要求自00点00分00秒到23点59分59秒

3、要求具有校时电路,可对小时、分、秒分别校准。

4、可以同时设置四个以上的预定时刻,时刻的预选以5分钟为单位。

5、被控对象在达到预选时刻后,电铃连续响10秒,而监听器在10秒内断续鸣叫5次,即想一秒停一秒。

集成数字定时器的组成和工作原理

数字定时器一般由振荡器、分频器、计数器、译码器、显示器及部分扩展电路等组成,其基本逻辑功能框图如下所示:

数字电子钟的基本组成:

振荡器

振荡器是数字电子钟的核心,其作用是产生一个频率标准,即时间标准信号,然后再由分频器生成秒脉冲,所以,振荡器频率的精度和稳定度就基本决定了数字电子钟的准确度,为产生稳定的时间标准信号,一般采用石英晶体振荡器。如果精度要求不是很高的话我们可以采用由集成逻辑门与RC组成的时钟源振荡器。一般而言,选用石英晶体振荡器所选用的晶振频率为32768Hz,再通过15级2分频集成电路得到1Hz的标准秒脉冲。

分频器

振荡器产生的时标信号频率很高,要使它变成用来计时的“秒”信号,需要若干级分频电路,分频器的级数和每级分频次数要根据时标信号的频率来决定。其功能主要有两个:一是产生标准秒脉冲信号,二是提供功能扩展电路所需的信号。

计数器

有了“秒”信号了就可以根据60秒为一分,60分为一小时,24小时为一天的进制,分别选定没“秒”、“分”、“时”的计数器。从这些计数器的输出可得到一分、一小时、一天的时间进位信号。在秒计数器钟因为是60进制通常用两个十进制计数器的集成片组成,其中秒个位是十进制的、十位是6进制的。可采用反馈归零法变“秒”十位为6进制,实现秒的60进制,同样,分计数器的与秒的一样,只是时计数器里需要变成24进制,也用反馈归零法实现。

译码器及显示器

因为计数器全部采用8421BCD码十进制计数集成芯片,所以“秒”、“分”、“时”的个位和十位都有四个状态输出端(Qa、Qb、Qc、Qd)。将这些输出端,接至译码电路,就可产生驱动七段数码显示器的信号。常用的集成芯片有74LS48和4511等。

校时电路

当数字钟接通电源或者计时出现误差时需要校正时间,校时电路的要求是:在小时校正时不影响分和秒的正常计数;在分校时时不影响时和秒的正常计数。

方案的实现:

秒脉冲发生器的设计:

本设计采用CD4060CMOS集成电路十四位二进制计数器/分频器来实现。

电路由两部分组成。2hz信号在经过一级D触发器构成的二分频电路就获得了1HZ的秒脉冲。

计数器的设计:

分和秒计数器都是模数为60的计数器,可以选用74LS90芯片级联组成模数为60的计数器。也可以用4518双重BCD加法计数器芯片,采用反馈归零法实现秒60进制,而时计数器是一个二十四进制的特殊进制计数器,其要求是“24翻一”,计数规律是:当数字时钟运行到“23时59分59秒”时计数器再加一个秒脉冲时数字钟自动运行到“00时00分00秒”,实现日常生活的24小时计数制,在次可以选用74LS74与74LS191来实现,也可以选用4518集成芯片采用反馈归零法完成二十四进制。由于4518使用起来简单,所用的芯片也少故本例采用4518来实现。

校时电路的设计:

由设计的要求可知该电路对校时电路的要求还是比较高的,设计的校时电路中三个控制开关S1,S2,S3分别用来实现“时”、“分”、“秒”的校准,开关处于正常位置分别接高电平,所以“时”、“分”、“秒”计数器按正常计数。当将S1置校时位置时,S1闭合,由分频器送来0.5秒的脉冲信号直接进入“时”计数器,使小时指示每0.5秒计一个字达到快速校时的目的。当“时”校准后,复位开关S1,再按下开关S2置“校分”位置,和校时的原理一样,将0.5秒的脉冲信号接入“分”计数器的CP端使“分”快速计数。当分校到合适的数字后,复位开关S2,数字钟进入正常走时状态。“秒”校准开关S3控制着一RS触发器(可以选用74LS74双D触发器集成片中的一D触发器来实现RS的功能)的状态。当S3置一“正常”位置时,触发器置“1”, 端输出低电平,关闭D8,Q端输出高电平,使D7打开,“秒”信号正常进入“秒”计数器,使时钟正常计时。若开关S3置于“秒校”位置,则触发器置零,Q端输出低电平,封锁D7,“秒”信号不能通过,而 端输出高电平,打开D8,使0.5秒的信号进入“秒”计数器,此时“秒”计数器快速计时。待“秒”校准后,松开复位S3,使其恢复置正常位置。其中周期为0.5秒的脉冲信号取自分频器。另外开关S

1、S

2、S

3、在搏动时可能会产生抖动的现象,为了减少这种现象的发生可以在每个开关的两端各接一个电容以缓解抖动。

电路设计好之后先通过仿真来验证电路的可行性:

经仿真之后,进行安装与调试:

在实验面板上组装数字式电子钟时,应严格按图连接引脚,注意走线整齐,布局合理,器件的悬空端、清“0”端,置“1”端要正确处理。首先对照图对应安装好各元器件。并通过检查确认没问题才进行下一步操作。另外芯片、数码管、三极管、蜂鸣器„„的安装一定要注意极性。千万别装反了。插拔芯片时要注意用力均匀,避免芯片管脚在插拔过程中变弯、折断。实践证明,新安装的电路板往往难以达到预期的效果,这是因为在设计的时候不可能周全地考虑元件的误差、器件参数的分散性、寄生参数等各种各样的客观因素。此外,电路板的安装中仍存在有可能没有查出来的错误。需要通过电路板的整体测试与调整,才可发现设计方案中的不足,之后查出电路安装中的错误并采取措施加以改进和纠正,就可以使之达到预定的技术要求。

电路安装完毕后,必须在不通电的情况下,对电路板进行认真细致的检查,以便纠正安装错误。检查应特别注意:元器件引脚之间有无短路、断路。IC座是否插反。电源的正、负极性有没有接反,正、负极之间有没有短路现象,电源线、地线是否接触良好。

设计心得及体会

这次实验总体来说完成的比较顺利,虽然中间也有一些考虑不周的小失误,但总体还成成功完成了实验。

本次我们组所选择的实验题目是一个纯数电的题目。相对于模电题目来说,这个题目所使用的芯片较多,超过以往历次实验,使用了10片以上的芯片,如此多的芯片导致线路连接起来十分复杂,使用了至少100根导线连接,复杂的电路要求十分准确的连接线路,在初次连接时就要确保正确,一个小小的连接错误就可能使整个系统失效,并且检查起来十分困难。我们在初次连接时使用了分块连接分块检查功能的方法,每连接一部分电路就验证一次功能,确保电路的正确性。

虽然电路连接很复杂,但是相对于模拟电路,调试起来十分轻松,没有模电各种滤波,系统参数的调节等麻烦。在仿真成功,电路连接正确的情况下,系统经过简单调试,很快工作了起来。但在定时电路中出现了一些小问题,在经过电路修改后,系统正常工作了起来。

这次实验中我们第一次使用所学的知识做了个具有完整功能的系统,虽然功能只与5元的电子表类似,但始终是我们的劳动成果,为我们以后设计更加复杂的系统做好准备。

第二篇: -数电实验报告

作者: 日期:

二、实验仪器及材料 1 、实验仪器设备:双踪示波器、数字万用表、数字电路实验箱

2 器件 74LS00 二输入端四与非门 3 片 74LS86 二输入端四异或门 1 片 74LS54 四组输入与或非门 1 片

[、预习要求 1.预习组合逻辑电路的分析方法。

2.预习用与非门和异或门构成的半加器、全加器的工作原理。

3.预习二进制数的运算。

四、实验内容及步骤 1.组合逻辑电路功能测试 2.用异或门( 74LS86 )和与非门组成的半加器电路 根据半加器的逻辑表达式可知,半加器 Y 是 A 、B 的异或,而进位 Z 是 A 、B 相与,即半加器可用一个 异或门和二个与非门组成一个电路。如图 2.2

姓名

学号

实验组

实验时间 2015 年 4 月 22 日 实验项目名称 组合逻辑电路 1( 半加器、全加器)

学院:大数据与信息工程学院 专业:电子信息科学与技术 班级: 一、实验目的 1.掌握组合逻辑电路的功能测试。

2.验证半加器和全加器的逻辑功能。

3.学会二进制数的运算规律。

14 3

vcc IA 匚 1 14 口 VCC IB 匚 2 13

1BC 2 13 □ 4R t¥ 匚 3 g 12 J 4A 1YO 3

» 12 □ 4A 2A 匚 4^11 J4Y “匚 4 ?

11 J4Y 2B 匚 5 10 J 3R 组匚 5 10 L) 2Y 匚 6 9 J3A 2Y ti 6 9 □ 3A <>ND 匚7 8 3 3Y GND 匚 7 8 □ 3Y

B

O

图 ( 1 )

在数字电路实验箱上插入异或门和与非门芯片。输入端 A 、B 接逻辑开关 k , Y, Z 接发光管电平 显示。

( 2 )

按表 2.2 要求改变 A 、B 状态,填表并写出 y 、z 逻辑表达式。

输入端 A 0 1 0 1 B 0 0 1 1 输出端 Y 0 1 1 0 Z 0 0 0 1 Y=A B Z=A*B

3.全加器组合电路的逻辑功能测试 4.用异或门、与或非门、与非门组成的全加器电路的逻辑功能测试 全加器电路可以用两个半加器和两个与门一个或门组成。在实验中,常用一片双异或门、一片与或非 门和一片与非门来实现。

( 1 )画出用异或门、与或非门和非门实现全加器的逻辑电路图,写出逻辑表达式。

(2 )找出异或门、与或非门和与非门器件按自己设计画出的电路图接线,注意:接线时与或非门中不 用的与门输入端应该接地。

( 3 )当输入端 A1 B1 C1-1 为下列情况时,测量 S1 和 C1 的逻辑状态并填入表 2.5 。

A i B C 1-1 C 1 Si 0 0 0 0 0 0 1 0 0 1 1 0 0 0 1 1 1 0 1 0 0 0 1 0 1 0 1 1 1 0 1 0 1 1 0 1 1 1 1 1 表 2.5

输入端 A 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 C -1 0 1 0 1 0 1 0 1 输出端 S 0 0 1 1 1 1 0 0 C 0 0 0 1 0 1 1 1

实验总结 (回答实 验最后的 问题)

1.总结全加器卡诺图的分析方法 ; 根据全加器的真值表画出全加器卡诺图,根据卡诺图化简逻辑表达式。

2• 试验中出现的问题和解决的办法:

试验中缺少与门,和其他同学讨论才明白, 74LS54 的内部结构里有与门。

指导教师

意见

签名:

年 月 日

第三篇:数电实验总结

六、实验总结

74LS138 是一个

3 线

8

线二进制译码器,

可以对数据进行二进制译码。

并可用其逻辑功能构

成一些功能性器件。可用

74LS138 和

74LS20 构成一位全减器进行全减运算。

74LS138 可以

与一个与非门逻辑电路构成一个数据分配器,

进行数据分配运算。

实验中,

我还有许多地方

做得不对,如设备操作规则和方法,还有没有理解透实验的方法,导致实验花费时间过长,

并且实验数据有时出现错误,

以后一定要充分预习实习的内容,

了解实验的方法,

以后争取

把实验做的更好, 进一步提改自己的思维方法和动手能力,

使自己更上一层楼。

另外在逻辑

门电路的线路连接方面我的技术还不成熟,

还有很多方面需要提高,

经常出现的错误老是不

知道该怎样处理,老是由于粗心而把电路连错,这些方面以后一定要注意。

通过实习,

我的

动手能力得到了很大的提高,

并且开阔了自己的视野,

我一定努力改变自己的不足,

好好的

参与实习,一定把实验做的更好

第四篇:数电实验总结

浙江大学2010-2011学年下学期《数字电子技术基础实验》总结报告

数电实验总结

在本学期的数电实验中我发现了实验的乐趣,并且十分享受做实验的过程。用各种不同功能的芯片来实现各种各样的电路,在短短的一个夏学期,从简单的与非门做起,到与或非、触发器、计数器等集成电路芯片,组合连接,自己设计电路构成,来实现最终的电路要达到的目的。

实验中,我们不仅学习了Quartus与Multisim软件的仿真应用,也学习了怎样用手里的芯片从头开始设计电路。首先分析电路要实现的功能,利用真值表与卡诺图写出输入输出的逻辑函数,再配合芯片改写成合适的逻辑函数,最后连接成一个完整的电路。除了掌握了实验箱与示波器的使用之外,对电路错误的调试也有了一定的了解。与其他实验相比,数电实验的输入输出只采用高低电平,结果一目了然,同时信号的输出更容易受导线与空载的影响,这是实验中要尤其注意的事情。

与其他班级不同的是,x老师的数电实验班采用开放式自主性实验设计,除了需要掌握的推荐电路以外,每次实验还有很多额外的电路供同学们设计与参考,给了我们很大的选题自由,也让我们见识到了更多的数电电路。为了在实验课上能快速地成功连接电路,需要非常充分的课前预习,如果课前对要做的实验没有一定的研究的话,实验的效率就会较低。这也是我第一次意识到课前预习的重要性。

这种自主性设计实验,其实也是一种竞争机制。因为没有规定只做哪几个电路,所以为了最后的分数,普遍认为做的越多越好,这也使得要写出一份实验报告需要花一定的时间和精力。这样也使得我更加认真地去对待每一份实验报告,把设计过程与仿真都详细写出,每次动手实验后也会总结出一些经验。相比其他班级的每次两三页了事的实验报告,我认为我们的实验报告更像一份自己的实验报告,而不是千篇一律的作业。对于FPGA的创新实验,我认为这种方式非常的难得,身为普通的学生,我们难以接触到真正可以用于实际的电路板,并把自己设计的程序下载到板子上去。结合在这方面遇到的困难,我有以下两点建议:

1、在介绍Quartus的使用时,老师从各模块的编程到模块间的连接到最后的引脚分配,详细讲解了一个计时器的实现。由于第一次接触这个软件,老师讲解时把参考书翻过来翻过去,不是按一定的顺序,而我听课时做笔记也没有做的很系统,因此后来有些遗忘,编程遇到了一定的困难,参考书里内容颇多,查阅时有点无从下手。所以希望老师可以把用Quartus做程序的要点写在课件上,可以方便我们课后复习与查阅;或者当堂课布置作业练手;或者对同学们强调笔记一定要做全,否则以后就想不起来了。

2、希望老师对应试方面的编程有所强调。

最后,感谢x老师一学期以来认真负责的教导,并且感谢老师亲切的答疑解惑,与提供实验室的开放。

2011年6月21日

第五篇:数电实验总结心得(xiexiebang推荐)

数字电子技术实验总结心得

数字电子技术是一门理论与实践密切相关的学科,如果光靠理论,我们就会学的头疼,如果借助实验,效果就不一样了,特别是数字电子技术实验,能让我们自己去验证一下书上的理论,自己去设计,这有利于培养我们的实际设计能力和动手能力。

通过数字电子技术实验, 我们不仅仅是做了几个实验,不仅要学会实验技术,更应当掌握实验方法,即用实验检验理论的方法,寻求物理量之间相互关系的方法,寻求最佳方案的方法等等,掌握这些方法比做了几个实验更为重要。

在数字电子技术实验中,我们可以根据所给的实验仪器、实验原理和一些条件要求,设计实验方案、实验步骤,画出实验电路图,然后进行测量,得出结果。

在数字电子技术实验的过程中,我们也遇到了各种各样的问题,针对出现的问题我们会采取相应的措施去解决,比如:

1、线路不通——运用逻辑笔去检查导线是否可用;

2、芯片损坏——运用芯片检测仪器检测芯片是否正常可用以及它的类型;

3、在一些实验中会使用到示波器,这就要求我们能够正确、熟悉地使用示波器,通过学习我们学会了如何调节仪器使波形便于观察,如何在示波器上读出相关参数,如在最后的考试实验《555时基电路及其应用》中,我们能够读出多谐振荡器的Tpl、Tph和单稳态触发器的暂态时间Tw,还有有时是因为接入线的问题,此时可以通过换用原装线来解决。

同时,我们也得到了不少经验教训:

1、当实验过程中若遇到问题,不要盲目的把导线全部拆掉,然后又重新连接一遍,这样不但浪费时间,而且也无法达到锻炼我们动手动脑能力的目的。

此时,我们应该静下心来,冷静地分析问题的所在,有可能存在哪一环节,比如实验原理不正确,或是实验电路需要修正等等,只有这样我们的能力才能有所提高。

2、在实验过程中,要学会分工协作,不能一味的自己动手或是自己一点也不参与其中。

3、在实验过程中,要互相学习,学习优秀同学的方法和长处,同时也要学会虚心向指导老师请教,当然这要建立在自己独立思考过的基础上。 数字电子技术实验,有利于掌握知识体系与学习方法,有利于激发我们学习的主动性,增强自信心,有利于培养我们的创新钻研的能力,有利于书本知识技能的巩固和迁移。通过在数字电子技术实验中的实践,我收获了许多!

自动0906 裘日辉

1091250131

上一篇:师范教育实习总结下一篇:山东省纪检监察网

本站热搜